当前位置:首页 > 电子产品 > 正文

NVIDIA Echelon芯片的核心示意图及架构图曝光

日前国内IT网站PCINLIFE论坛管理员Edison曝光了多张NVIDIA用于展示的幻灯片,内容为NVIDIAExaScale计划主要产品Echelon芯片的核心示意图及架构图等。

NVIDIA Echelon芯片的核心示意图及架构图曝光  第1张

NVIDIA Echelon芯片的核心示意图及架构图曝光  第2张

NVIDIA Echelon芯片的核心示意图及架构图曝光  第3张

从图上可以看出,Echelon芯片内部拥有64个命名为“NoC(NetworkonChip)”的SM模块,每个模块拥有4组SM单元,每组SM单元中拥有8个类似于CUDACore的SMLane单元,并通过内部界面与L2缓存及其它SM单元相互连接,另外在芯片中间还有8个LOC(LatencyProcessor)单元,预计芯片面积为290平方毫米,采用10nm工艺打造。

NVIDIA Echelon芯片的核心示意图及架构图曝光  第4张

NVIDIA Echelon芯片的核心示意图及架构图曝光  第5张

早前公布的Echelon架构图

实际上,早前NVIDIA亦曾经公布过Echelon架构图,当时称该芯片的双精度运算能力为20TFLOPS,不过在日前曝光的资料中就下降至16TFLOPS。对此Edison称,最新的参数可能是没有算入CPU的运算能力。

你可能想看: