宽带数据转换器应用的JESD204B与串行LVDS接口考量

作者简介

GeorgeDiniz是ADI公司的产品线经理。他领导的开发团队,负责开发JESD204B接收器和收发器接口内核,用于集成到高速模数和数模转换器产品中。他拥有25年半导体行业工作经验,担任过设计工程和产品线管理等各种职务。在加入ADI之前,George是IBM的一名设计工程师,从事功率PC处理器的自定义SRAM宏、PLL和DLL函数的混合信号设计。他拥有北卡罗来纳州立大学电气工程硕士学位(MSEE)和曼哈顿学院电气工程学士学位(BSEE)。

引言

开发串行接口业界标准JESD204A/JESD204B的目的在于解决以高效省钱的方式互连最新宽带数据转换器与其他系统IC的问题。其动机在于通过采用可调整高速串行接口,对接口进行标准化,降低数据转换器与其他器件(如现场可编程门阵列FPGA和系统级芯片SoC)之间的数字输入/输出数量。

趋势显示最新应用,以及现有应用的升级,正不断需求采样频率和数据分辨率更高的宽带数据转换器。向这些宽带转换器传送和获取数据暴露了一个非常大的设计问题,即现有I/O技术带宽的限制导致转换器产品需要使用的引脚数更多。其结果便是PCB设计随着互连密度的增加而更复杂。其挑战在于进行大量高速数据信号走线的同时控制电噪声,以及提供GSPS级别的宽带数据转换器采样频率的能力、使用更少的互连、简化PCB布局难题并实现更小的尺寸,且不降低整体系统性能。

市场力量继续施压,要求给定系统拥有更多特性和功能以及更好的性能,推动了对更高数据处理能力的要求。高速模数转换器和数模转换器至FPGA接口已成为某些系统OEM厂商满足下一代大量数据处理需要的限制因素。JESD204B串行接口规范专为解决这一关键数据链路的问题而建立。图1显示使用JESD204A/JESD204B的典型高速转换器至FPGA互连配置。

宽带数据转换器应用的JESD204B与串行LVDS接口考量

泊祎回收网遵循行业规范,任何转载的稿件都会明确标注作者和来源;

发布者:泊祎回收网,转载请注明出处:https://www.huishou5.net/dianzi/27765.html

(0)
打赏 微信扫一扫 微信扫一扫
泊祎回收网泊祎回收网
上一篇 2021年5月10日 上午12:58
下一篇 2021年5月10日 上午12:59

相关推荐

电话

联系我们

1388-0022-916

在线咨询:点击这里给我发消息

邮件:1395700887@qq.com

工作时间:周一至周日,9:30-18:30,节假日无休

微信
微信
分享本页
返回顶部